常用的BCD码有( )。 求一个逻辑函数F的对偶式,可将F中的( )。或非门的多余输入端不能接高电平。A:F1 =∑m(1,2,3,7),F2=∑m(3,5,6,7),全减器 B:F1 =∑m(1,2,4,7),F2=∑m(1 点我阅读全文
8421BCD码是二–十进制码。CMOS “OD门” 的输出端可连接在一起实现“线与”。A:(a),(e),(d),(c),(b) B:(c),(b),(a),(e),(d) C:(b),(c),(a),(e),(d) D:(c),(b) 点我阅读全文
与逻辑是至少一个条件具备事件就发生的逻辑。对于TTL与非门,只要有一个输入为低电平,输出即为高电平,所以对与非门多余输入端的处理不能接低电平。A:“异或”关系 B:“或非”关系 C:“与非”关系 D:“同或”关系 答案: “异或”关系A: 点我阅读全文
L等于A和B的异或,其表达式是L=A+B普通的逻辑门电路的输出端不可以并联在一起,否则可能会损坏器件。A:“与”逻辑功能 B:“或非”逻辑功能 C:“或”逻辑功能 D:“与非”逻辑功能 答案: “与”逻辑功能A:错 B:对 答案: 错A: 点我阅读全文
“同或”逻辑功能是两个输入变量AB相同时,输出为1;AB不同时,输出为0。CMOS 电路比 TTL 电路功耗大。A: B: C: D: 答案:A:对 B:错 答案: 对A:对 B:错 答案: 错设计一个裁判表决电路。裁判组由三人组成,分别 点我阅读全文
已知逻辑函数A+B=A+C,AB=AC,则B=CTTL与非门输入端接+5V时,逻辑上属于输入“1”。A:Y=AB+ACA:对 B:错 答案: 对A:对 B:错 答案: 对B:Y=A+BC C:Y=A+B+c D:Y=ABC 答案: Y=A 点我阅读全文
有符号二进制数-89的补码为( )。 利用卡诺图化简逻辑函数时,8个相邻的最小项可消去( )个变量。CMOS逻辑电路是以( )为基础的集成电路。A:编码器 B:计数器 C:译码器 D:数值比较器 答案: 计数器A: 0 点我阅读全文
十进制数43可转换为( )8421BCD码。 下面的卡诺图化简,应画( )个包围圈。OC门在使用时须在( )之间接一电阻。B:7 C:8 D:6 答案: 7A: 10011 B: 01000011 C: 010011 点我阅读全文
一位十六进制数可以用( )位二进制数来表示。 利用约束项化简逻辑函数时,约束项应看成( )。 逻辑表达式Y=AB可以用( )直接实现。 一个译码器若有100个译码输出端,则译码输入端有( )个。 A:4 B 点我阅读全文
与八进制数(47.3)8等值的数为( )。在同一逻辑函数式中,下标号相同的最小项和最大项是( )关系。 对于TTL与非门,其闲置输入端的处理,可以( )。A:后级加缓冲电路 B:修改逻辑设计 C:在输出端接入滤波电容 D 点我阅读全文
以下代码中为恒权码的为( )。F=ABCD’+ABD+BCD’+ABC+BD+BC’ 化简为最简与或式( )。以下电路中可以实现“线与”功能的有( )。A:对 B:错 答案: 对A: 8421BCD码 B: 格雷码 C: 点我阅读全文
与十进制数(53.5)10等值的数或代码为( )。 逻辑变量的取值1和0可以表示( )。三极管作为开关使用时,要提高开关速度,可( )。A:对 B:错 答案: 错A: (0101 0011.0101)8421BCD B: ( 点我阅读全文
在一个8位的存储单元中,能够存储的最大无符号整数是( )。 逻辑函数的表示方法中具有唯一性的是( )。CMOS数字集成电路与TTL数字集成电路相比突出的优点是( )。A:错 B:对 答案: 错A:(FF)16 B:(256)10 点我阅读全文
矩形脉冲信号的参数有( )。 F=AB’+BD+CDE+A’D=基本型的TTL门电路输出端不允许相互并联,否则将损坏器件。A:Y=ABC B:Y=A+B+C C: D:Y=AC+BD 答案: Y=AC+BDA: 扫描期 B: 脉宽 点我阅读全文