坡湘司欺盖时锨凸佩垮阶福储
静突台哄嗽汗力爽扯颊陈匠擦
以下表达式中符合逻辑运算法则的是( )。 A:C·C=C2 B:0<1 C:A+1=1 D:1+1=10 答案: A+1=1与十进制数(53)10等值的数或代码为( )。 A:(1101010)2 B:(0101 0011)8421BCD C:(110101)2 D:(101 0011)8421BCD 答案: (0101 0011)8421BCD ,(110101)2以下代码中为无权码的为( )。 A:8421BCD码 B:格雷码 C:5421BCD码 D:余三码 答案: 格雷码 ,余三码多位加法器采用超前进位的目的是简化电路结构。( ) A:对 B:错 答案: 错
答案:点击这里查看答案
点击这里,查看数字电子技术基础(九江职业技术学院) 2024智慧树答案完整版
如需获取更多网课答案,可在浏览器访问我们的网站:http://www.mengmianren.com/
注:请切换至英文输入法输入域名,如果没有成功进入网站,请输入完整域名:http://www.mengmianren.com/
十进制数25用8421BCD码表示为( )。
A:0010 0101
B:1001011
C:100101
D:10 101
答案: 0010 0101
在一个8位的存储单元中,能够存储的最大无符号整数是( )。
A:(256)10
B:(1024)10
C:(127)10
D:(255)10
答案: (255)10
以下表达式中符合逻辑运算法则的是( )。
A:C·C=C2
B:0<1
C:A+1=1
D:1+1=10
答案: A+1=1
以下代码中为无权码的为( )。
A:8421BCD码
B:格雷码
C:5421BCD码
D:余三码
答案: 格雷码
,余三码
逻辑变量的取值,1比0大。( )
A:错
B:对
答案: 错
以下电路中常用于总线应用的有( )。
A:CMOS与非门
B:漏极开路门
C:OC门
D:TSL门
答案: TSL门
要使TTL与非门工作在转折区,可使输入端对地外接电阻RI( )。
A:>RON
B:<ROFF
C:>ROFF
D:ROFF<RI<RON
答案: ROFF<RI<RON
与CT4000系列相对应的国际通用标准型号为( )。
A:CT74LS低功耗肖特基系列
B:CT74L低功耗系列
C:CT74H高速系列
D:CT74S肖特基系列
答案: CT74LS低功耗肖特基系列
三态门输出高阻状态时,( )是正确的说法。
A:用电压表测量指针不动
B:测量电阻指针不动
C:相当于悬空
D:电压不高不低
答案: 用电压表测量指针不动
,测量电阻指针不动
,相当于悬空
TTL与非门的多余输入端可以接固定高电平。( )
A:对
B:错
答案: 对
组合逻辑电路中的冒险是由于( )引起的。
A:电路未达到最简
B:逻辑门类型不同
C:电路有多个输出
D:电路中的时延
答案: 电路中的时延
用取样法消除两级与非门电路中可能出现的冒险,以下说法哪一种是正确并优先考虑的?( )
A:在输出级加负取样脉冲
B:在输入级加正取样脉冲
C:在输出级加正取样脉冲
D:在输入级加负取样脉冲
答案: 在输出级加正取样脉冲
当二输入与非门输入为( )变化时,输出可能有竞争冒险。
A:00→10
B:01→10
C:11→01
D:10→11
答案: 01→10
与十进制数(53)10等值的数或代码为( )。
A:(1101010)2
B:(0101 0011)8421BCD
C:(110101)2
D:(101 0011)8421BCD
答案: (0101 0011)8421BCD
,(110101)2
多位加法器采用超前进位的目的是简化电路结构。( )
A:对
B:错
答案: 错
加摊摹继旧目秃寄氖匆烤括涝
蒋便冉虎率罚嗽缄题蝎氮飘侠