沦鞘酮小七腾枪归弛七农告监
鲜侧妒尝鲸聘轰高寺玲丸读韭
D:其他都不正确 答案: 辅存,CPU
答案:点击这里查看答案
点击这里,查看计算机组成原理(山东科技大学) 2024智慧树答案完整版
如需获取更多网课答案,可在浏览器访问我们的网站:http://www.mengmianren.com/
注:请切换至英文输入法输入域名,如果没有成功进入网站,请输入完整域名:http://www.mengmianren.com/
下列描述中, 是正确的
A:控制器能理解解释并执行所有的指令及存储结果
B:一台计算机包括输入输出控制存储及算术逻辑运算五个部件
C:所有的数据运算都在CPU的控制器中完成
D:所有答案都正确
答案: 一台计算机包括输入输出控制存储及算术逻辑运算五个部件
电子计算机的算术/逻辑单元控制单元单元及主存储器合称为
A:CPU
B:ALU
C:主机
D:UP
答案: 主机
有些计算机将一部分软件永恒地存于只读存储器中,称之为
A:硬件
B:软件
C:固件
D:辅助存储器
答案: 固件
计算机中有关ALU的描述, 是正确的
A:只做算术运算,不做逻辑运算
B:只做加法
C:能存放运算结果
D:其余答案都不对
答案: 其余答案都不对
完整的计算机系统应包括
A:运算器存储器控制器
B:外部设备和主机
C:主机和实用程序
D:配套的硬件设备和软件系统
答案: 配套的硬件设备和软件系统
计算机系统的层次化结构包括 (第零级) (第一级) (第二级) (第三级) (第四级)
A:机器语言机器微指令系统操作系统机器汇编语言机器高级语言机器
B:微指令系统机器语言机器操作系统机器汇编语言机器高级语言机器
C:机器语言机器微指令系统汇编语言机器操作系统机器高级语言机器
D:微指令系统机器语言机器汇编语言机器高级语言机器操作系统机器
答案: 微指令系统机器语言机器操作系统机器汇编语言机器高级语言机器
冯诺依曼型计算机的核心思想是什么?
A:计算机由五大部分组成
B:程序和数据由二进制表示
C:存储程序程序控制
D:计算机以运算器为中心
答案: 存储程序程序控制
一条指令的执行的完整过程为:
A:取指令–执行指令–分析指令
B:执行指令–分析指令–取指令
C:取指令–分析指令–执行指令
D:均不正确
答案: 取指令–分析指令–执行指令
指令和数据均以二进制的形式存放在存储器中,计算机能不能区分它们。
A:能
B:不能
C:不确定
答案: 能
加法指令“ADD M”中ADD是指令的
A:机器数
B:操作码
C:操作数
D:寻址方式
答案: 操作码
总线上的信息传送方式分为串行和并行两种。
A:对
B:错
答案: 对
总线可分为:
A:片内总线
B:系统总线
C:通信总线
D:电源总线
答案: 片内总线;系统总线;通信总线
通信总线是指计算机与计算机或其他系统之间通信的信号线。
A:对
B:错
答案: 对
总线的特性分为:
A:机械特性
B:电气特性
C:功能特性
D:时间特性
答案: 机械特性;电气特性;功能特性;时间特性
总线的宽度通常指地址线的根数。
A:对
B:错
答案: 错
总线的判优控制有两种,分别是集中式和分布式。
A:对
B:错
答案: 对
总线通讯控制的目的是解决通讯双方的电平问题。
A:对
B:错
答案: 错
总线传输周期分为:
A:申请分配阶段
B:寻址阶段
C:传数阶段
D:结束阶段
答案: 申请分配阶段;寻址阶段;传数阶段;结束阶段
总线的通信方式分为:
A:同步通信
B:异步通信
C:半同步通信
D:分离式通信
答案: 同步通信;异步通信;半同步通信;分离式通信
分离式通信的特点是:
A:各模块有权申请占用总线
B:采用同步方式通信,不等对方回答
C:各模块准备数据时,不占用总线
D:其余都不对
答案: 各模块有权申请占用总线;采用同步方式通信,不等对方回答;各模块准备数据时,不占用总线
总线的作用是把需要通讯的各个部件连接起来,这说法是否正确?
A:对
B:错
答案: 对
和辅存相比,主存的特点是_____
A:容量小,速度快,成本高
B:容量小,速度快,成本低
C:容量大,速度快,成本高
D:其余都不对
答案: 容量小,速度快,成本高
某一RAM芯片,其容量为128K×16位,除电源和接地端外,该芯片引出线的最少数目是
A:33
B:35
C:25
D:24
答案: 35
下列叙述中 是正确的
A:主存可由RAM和ROM组成
B:主存只能由BOM 组成
C:主存只能由RAM组成
D:其余都不对
答案: 主存可由RAM和ROM组成
下述说法中 是正确的
A:半导体RAM信息可读可写,且断电后仍能保待记忆
B:半导体RAM是易失性RAM,而静态RAM中的存储信息是不易失的
C:半导体RAM是易失性RAM,而静态RAM只有在电源不掉电时,所存信息是不易失的
D:其余都不对
答案: 半导体RAM是易失性RAM,而静态RAM只有在电源不掉电时,所存信息是不易失的
和动态MOS存储器相比,双极型半导体存储器的性能是
A:集成度高,存取周期快,位平均功耗少
B:集成度高,存取周期快,位平均功耗大
C:集成度低,存取周期快,位平均功耗大
D:其余都不对
答案: 集成度低,存取周期快,位平均功耗大
在程序的执行过程中,Cache与主存的地址映射是由
A:操作系统来管理的
B:程序员调度的
C:由硬件自动完成的
D:其余都不对
答案: 由硬件自动完成的
在下列因素中,与Cache的命中率无关的是
A:Cache块的大小
B:Cache 的容量
C:主存的存取时间
D:其余都不对
答案: 主存的存取时间
Cache的地址映像中,若主存中的任一块均可映射到Cache内的任一块的位置上,称作
A:直接映像
B:全相联映像
C:组相联映像
D:其余都不对
答案: 全相联映像
欲组成一个64K×16位的存储器,若选用32Kx8位的存储芯片,共需 片;若选用16K×1位的存储芯片,则需 片:若选用1Kx4位的存储芯片共需 片。
A:4, 64, 128
B:4, 64, 256
C:64, 128, 256
D:其他都不正确
答案: 4, 64, 128
欲组成一个32K×8位的存储器,当分别选用1Kx4位,16K×1位,2K×8位的三种不同规格的存储芯片时,各需 和 片。
A:64, 16, 16
B:16, 4, 64
C:4, 16, 128
D:128, 16, 64
答案: 64, 16, 16
用1Kx4位的存储芯片组成容量为64K×8位的存储器,共需 片,若将这些芯片分装在几块板上,设每块板的容量为16K×8位,则该存储器所需的地址码总位数是 ,其中 位用于选板, 位用于选片, 位用于存储芯片的片内地址
A:14,128,2,16,64
B:14,128,2,4,16
C:128,14,2,2,10
D:2,128,14,256,4
答案: 128,14,2,2,10
主存可以和缓存 CPU交换信息,快速缓存可以和主存 交换信息。
A:辅存,CPU
B:CPU,主存
C:CPU,辅存
D:其他都不正确
答案: 辅存,CPU
输入输出系统由I/O软件和I/O硬件组成。
A:对
B:错
答案: 对
I/O设备的编址方式有统一编址和独立编址两种。
A:对
B:错
答案: 对
I/O设备和主机之间的联系方式按传送方式分为:
A:串行
B:并行
C:同步
D:异步
答案: 串行;并行
I/O与主机传送的三种方式中,CPU的工作效率最高的是DMA方式。
A:对
B:错
答案: 对
总线连接方式的I/O接口电路由以下总线链接:
A:设备选择线
B:数据线
C:命令线
D:状态线
答案: 设备选择线;数据线;命令线;状态线
中断服务程序要完成如下任务:
A:保护现场
B:中断服务
C:恢复现场
D:中断返回
答案: 保护现场
;中断服务;恢复现场;中断返回
DMA传送的过程是:
A:预处理
B:数据传送
C:后处理
D:结束传输
答案: 预处理;数据传送;后处理
DMA接口类型分为选择型和多路型。
A:对
B:错
答案: 对
DMA接口的功能是:
A:向CPU申请DMA传送
B:处理总线 控制权的转交
C:管理系统总线控制数据传送
D:确定数据传送的 首地址和长度,修正传送过程中的数据地址和长度
E:DMA传送结束时,给出操作完成信号
答案: 向CPU申请DMA传送;处理总线 控制权的转交;管理系统总线控制数据传送;确定数据传送的 首地址和长度,修正传送过程中的数据地址和长度;DMA传送结束时,给出操作完成信号
为什么要设置I/O接口?
A:实现设备的选择
B:实现数据缓冲达到速度匹配
C:实现数据串-并格式转换
D:实现电平转换
E:传送控制命令
F:反映设备的状态
答案: 实现设备的选择;实现数据缓冲达到速度匹配;实现数据串-并格式转换;实现电平转换;传送控制命令;反映设备的状态
沪粱控舶扰下酞湿耍揽吧阜拢
瘸逛撮谷疯继际散鸥呵任跺天