海愤卞凑瓷豹辫遣脚腾保害功
畏荤零币赏挂惫痘椒褐嚼烙筛
01100011BES,BPA:错 B:对 答案: 对级联译码器可以扩展译码信号数量,2片3:8译码器级联,最多可以产生 位译码信号。将十进制数35.25转换为十六进制数为 。答案:已知CX=2000H,DS=4111H,SI=2111H,(43333H)=1234H,则指令执行XCHG CH,[SI+112H]之后AH的值为12H。A:13 B:15 C:14 D:16 答案: 15
答案:点击这里查看答案
点击这里,查看微机原理(山东联盟) 2024智慧树答案完整版
如需获取更多网课答案,可在浏览器访问我们的网站:http://www.mengmianren.com/
注:请切换至英文输入法输入域名,如果没有成功进入网站,请输入完整域名:http://www.mengmianren.com/
在洗衣机的控制系统中,仅需要硬件设备,无需软件程序即可完成洗衣机的全自动操作。
A:对
B:错
答案: 错
计算机硬件系统必须在软件系统的配合下,才能完成数据采集信息处理和控制等功能。
A:错
B:对
答案: 对
内存单元的地址编号是以字节为单位的
A:错
B:对
答案: 对
CPU是计算机的控制中心,除了可以提供运算能力外,还可以直接与外设连接。
A:错
B:对
答案: 错
CPU字长表示的是一个字的长度,即2个字节。
A:错
B:对
答案: 错
一个字在内存单元中的存储形式通常有两种:小地址格式和大地址格式,Intel家族的CPU通常使用的是大地址格式。
A:对
B:错
答案: 错
机器数就是指连同符号位一起数值化了的数。
A:对
B:错
答案: 对
两个无符号数相加不可能溢出。
A:对
B:错
答案: 错
任何一个数的补码可以通过它的反码计算,计算方式是反码加1。
A:对
B:错
答案: 错
平常使用的数制形式有二进制十进制以及十六进制等,这些进制在形式上仅仅是后缀不同。
A:对
B:错
答案: 错
冯·诺依曼结构计算机中的核心是运算器。
A:错
B:对
答案: 对
元件级总线是CPU和存储器I/O接口之间传递信息的通路。根据传送信息的类型不同分为三种,分别是数据总线控制总线和状态总线。
A:对
B:错
答案: 错
下列选项中不能正确表示字符‘a’的ASCII码的是 。
A:
61H
B:
01100011B
C:
97
D:
01100001B
答案:
01100011B
将十进制数35.25转换为十六进制数为 。
A:
23.4H
B:
35.25
C:
23.25H
D:
35.25H
答案:
23.4H
微型计算机系统的三个层次分别是 微型计算机和微型计算机系统。
A:
微处理器
B:
存储器
C:
总线
D:
输入输出接口
答案:
微处理器
某补码表示的8位二进制整数由5个1和3个0组成,则其可表示的最小值是 。
A:
-121
B:
-120
C:
-15
D:
-113
答案:
-113
微型计算机中主要包括有 。
A:
微处理器运算器和寄存器
B:
微处理器存储器和I/O接口
C:
控制器运算器和寄存器组
D:
微处理器运算器和存储器
答案:
微处理器存储器和I/O接口
一个完整的计算机系统通常应包括 。
A:
系统软件和应用软件
B:
硬件系统和软件系统
C:
系统硬件和系统软件
D:
计算机及其外部设备
答案:
硬件系统和软件系统
在计算机中:1Byte= bit。
A:
16
B:
2
C:
4
D:
8
答案:
8
据你所学,在计算机中, 表示法简化了负数表示和加减法统一运算。
A:
反码
B:
补码
C:
原码
D:
ASCII码
答案:
补码
若一字长为8的补码形式机器数为01111110B,则其真值是 。
A:
-2
B:
-126
C:
2
D:
126
答案:
126
从1946年第一台电子计算机产生到现在,电子计算机经历了电子管计算机晶体管计算机大规模集成电路计算机以及超大规模集成电路计算机等阶段。
A:错
B:对
答案: 对
能够将8086CPU分时复用引脚进行分开的电子器件是 。
A:
与非门
B:
具有缓冲功能的锁存器
C:
缓冲器
D:
译码器
答案:
具有缓冲功能的锁存器
下列选项中用于存放指令偏移地址的寄存器是 。
A:
FLAG
B:
AX
C:
BP
D:
IP
答案:
IP
用于形成指令物理地址的寄存器有 。
A:
DS,IP
B:
SS,SP
C:
CS,IP
D:
ES,BP
答案:
CS,IP
8086CPU可访问的存储器空间为1MB,分为奇地址存储体和偶地址存储体两部分,奇地址存储体的片选信号是 。
A:
BHE#
B:
A0
C:
HOLD
D:
ALE
答案:
BHE#
8086CPU的M/IO#引脚信号是CPU发出的,当访问存储器时,发出高电平,当访问IO接口时,发出低电平。
A:对
B:错
答案: 对
8086CPU的AD15-0引脚是分时复用的,其中T1时钟周期传送数据,T2-T4周期传送数据。
A:错
B:对
答案: 对
8086CPU内部的寄存器在参与运算时,其存取速度比存储器快。
A:错
B:对
答案: 对
8086CPU中的地址加法器形成的是16位的物理地址。
A:错
B:对
答案: 错
8086CPU是先有BIU取指令,然后EU再执行指令,所以说8086CPU的指令流水线是串行结构。
A:错
B:对
答案: 错
存储器每个逻辑段的首地址一定能被10整除。
A:对
B:错
答案: 错
存储器的物理地址可根据逻辑地址计算得到,反之也可根据物理地址计算得到逻辑地址,且一个物理地址对应一个逻辑地址。
A:对
B:错
答案: 错
FLAG标志寄存器中的ZF标志是全零标志位,运算结果为0,ZF=1;运算结果不等于0,ZF=0。
A:错
B:对
答案: 对
能够访问存储器代码段的逻辑地址是 。
A:
SS:SP
B:
ES:BX
C:
CS:IP
D:
CS:BX
答案:
CS:IP
8086CPU访问存储器时,在地址总线上送出的地址称为 。
A:
偏移地址
B:
物理地址
C:
逻辑地址
D:
段地址
答案:
物理地址
8086 CPU中,指令指针寄存器(IP)中存放的是 。
A:
操作数地址
B:
指令
C:
指令的偏移地址
D:
操作数
答案:
指令的偏移地址
下面的说法中, 是正确的。
A:
指令周期大于时钟周期
B:
指令周期等于时钟周期
C:
指令周期是时钟周期的2倍
D:
指令周期是时钟周期的4倍
答案:
指令周期大于时钟周期
计算机系统总线中,可用于传送读写信号的是 。
A:
数据总线
B:
地址总线
C:
控制总线
D:
其余选项都错
答案:
控制总线
现行数据段位于存储器B0000H到B0FFFH字节单元,则段寄存器DS的内容及该段长度(字节数)分别为: 。
A:
0000H,0FFFH
B:
B000H,1000H
C:
B000H,0FFFH
D:
B000H,00FFH
答案:
B000H,1000H
8086CPU的复位信号至少维持 个时钟周期的高电平有效。
A:
3
B:
1
C:
4
D:
2
答案:
4
指令系统是指CPU所有指令及其使用规则的集合。
A:错
B:对
答案: 对
计算机指令中的操作数可以有0个1个2个或多个。
A:对
B:错
答案: 对
对寄存器IP和flags可以进行写操作。
A:错
B:对
答案: 错
寄存器寻址与段地址(段寄存器)无关。
A:错
B:对
答案: 对
指令中存储器操作数的段基址可以通过段超越前缀进行设置。
A:错
B:对
答案: 对
已知DS=3333H,(34441H)=5678H,则执行指令MOV BH,[1111H]之后BH的值为56H。
A:对
B:错
答案: 错
已知SS=3222H,DS=1200H,BP =1113H,(33333H)=7890H,(13113H)=5678H,则执行指令MOV CH,[BP]之后CH的值为78H。
A:错
B:对
答案: 错
已知SI=2000H,ES=5000H,(53236H)=6040H,则执行指令MOV AX,ES:[SI+1236H]之后AL的值为 。
A:60H
B:04H
C:
06H
D:40H
答案: 40H
已知DS=1000H,DI=0200H,BX=2100H,PLUS=0300H,(12600H)=6789H,则执行指令MOV DH,PLUS[BX][DI]之后DH的值为67H。
A:错
B:对
答案: 错
已知SS=1200H,SI=2300H,BP=1500H,(15800H)=8765H,则执行指令MOV AX,[BP+SI]之后AH的值为 。
A:56H
B:
87H
C:
65H
D:78H
答案:
87H
最简单的指令是1字节指令,指令中只包含8位操作码,没有操作数。
A:对
B:错
答案: 对
大部分指令除了操作码外,还包含操作数,所以要由几个字节组成。
A:错
B:对
答案: 对
已知CX=2000H,DS=4111H,SI=2111H,(43333H)=1234H,则指令执行XCHG CH,[SI+112H]之后AH的值为12H。
A:对
B:错
答案: 错
指令LEA AX,BX和指令LEA DS,[1000H]都是错误的。
A:对
B:错
答案: 对
执行XLAT指令时,会将BX的内容(代表数据表的首地址)和AL的内容(要查的数据与表首的距离)相加作为有效地址,然后从中读出此地址单元的内容送入AL。
A:对
B:错
答案: 对
十进制数的共阳极七段显示码与共阴极七段显示码是一样的。
A:错
B:对
答案: 错
堆栈操作可以按字进行也可以按字节进行。
A:错
B:对
答案: 错
PUSH 300H和POP AL指令都是错误的。
A:对
B:错
答案: 对
比较指令CMP执行两个操作数相减,但不回送结果,只将运算过程和结果反映在标志位上,可用于给转移指令提供条件决定程序去向。
A:错
B:对
答案: 对
执行带借位的减法指令SBB时会将源操作数–目的操作数-CF的值回送给目的操作数。
A:错
B:对
答案: 错
ANDORXOR或TEST指令执行之后,均将CF和OF清零,ZFSF和PF反映操作结果,AF未定义。
A:错
B:对
答案: 对
指令XOR AX,AX不能将AX寄存器清零。
A:错
B:对
答案: 错
SALSHLSAR或SHR指令中目的操作数不能为立即数。
A:对
B:错
答案: 对
ROLRORRCL或RCR指令中的移位次数大于1时,需要使用 来存放移位次数。
A:AL
B:
DL
C:BL
D:CL
答案: CL
段间转移指令通过改变IP和CS的值,从而改变指令的执行顺序。
A:错
B:对
答案: 对
段间间接转移指令一般通过双字内存单元给出转移地址。
A:对
B:错
答案: 对
段间过程调用时,CS与IP的内容自动入栈。从过程返回时,栈顶的内容被弹出到IP与CS。
A:错
B:对
答案: 对
与JMP指令不同,执行CALL指令时CPU会自动保存断点信息,即执行CALL指令会自动完成断点信息的入栈保护操作。
A:错
B:对
答案: 对
汇编语言使用助记符来表示指令,机器不能识别,需翻译;但仍然面向硬件,执行速度较快;多用于编制系统程序实时控制和通信程序。
A:对
B:错
答案: 对
伪指令语句没有对应的机器指令,汇编时对伪指令进行处理,可完成数据定义存储区分配段定义段分配指示程序开始和结束等功能。
A:错
B:对
答案: 对
标号是指令性语句的符号地址,标号代表后面可执行指令语句的开始地址,可作为转移指令的目的操作数(直接寻址)。
A:错
B:对
答案: 对
标号具有段值段内偏移地址和类型等属性。
A:对
B:错
答案: 对
关系运算符的运算对象是数据或同一段内的地址,关系为真时运算结果为全1,关系为假时运算结果为全0。
A:对
B:错
答案: 对
SEG运算符用于返回变量或标号的段基址值。
A:错
B:对
答案: 对
不能用DW定义单个字符或多于两个字符的字符串。
A:错
B:对
答案: 对
DS段SS段ES段中也可以加入指令性的语句。
A:对
B:错
答案: 错
“先判断,后执行”循环结构的程序在进入循环前先判断循环执行条件,因此循环体可能一次也不执行。
A:对
B:错
答案: 对
条件转移指令JXX也可以为循环结构的程序提供测试和判断条件。
A:对
B:错
答案: 对
调用程序和过程在同一代码段中,子程序为NEAR属性;调用程序和过程不在同一代码段,子程序为FAR属性。
A:对
B:错
答案: 对
如果在调用子程序时需要保护某些寄存器内容,可以在子程序开始处,设置一组PUSH指令,将寄存器原始值压入堆栈保护起来;在子程序结尾处,设置一组POP指令,将堆栈中前期保护好的原始值弹出放回原寄存器之中。
A:对
B:错
答案: 对
U盘中的芯片为Flash芯片,U盘可以读写,所以Flash芯片是RAM。
A:对
B:错
答案: 错
8086存储器系统采用奇偶存储体,奇存储体中单元内容都是奇数。
A:错
B:对
答案: 错
8086CPU读取字数据时,必定会访问一个奇地址存储体和一个偶地址存储体。
A:错
B:对
答案: 对
8086CPU读写一次数据至少为8位,所以存储芯片的存储单元字长都为8的整数倍。
A:对
B:错
答案: 错
因为DRAM集成度高,一般作为内存及显存的主要芯片。
A:错
B:对
答案: 对
高速缓存的命中率越高,性能越好。
A:错
B:对
答案: 对
理论上讲,存储器位扩展方式可以增加存储单元的字长,这样就增加了计算机系统的字长。
A:错
B:对
答案: 对
理论上讲,采用字扩展方式可以任意增加存储单元的个数。
A:错
B:对
答案: 对
采用1KB的芯片扩展为1MB的存储器系统,需要8000片芯片。
A:错
B:对
答案: 错
存储器系统采用字扩展时,各芯片不能同时被选中。
A:错
B:对
答案: 对
因为8086CPU的地址空间为1M,所以不能用2M的存储芯片构成8086存储器系统。
A:错
B:对
答案: 错
存储器系统采用字位全扩展时,必须先进行位扩展,再进行字扩展。
A:错
B:对
答案: 错
扩展8086存储器时,需要对A19~A16进行全译码,如果采用3:8译码器级联产生译码信号,至少需要 片。
A:5
B:
2
C:4
D:3
答案:
2
级联译码器可以扩展译码信号数量,2片3:8译码器级联,最多可以产生 位译码信号。
A:13
B:15
C:14
D:16
答案: 15
不论采用那种存储器扩展方式,每个芯片内的存储单元地址是连续的。
A:对
B:错
答案: 错
参照8086CPU存储器系统的分体结构,32位计算机存储器系统会采用4个存储体构成。
A:错
B:对
答案: 对
8086CPU执行MOV AL,[1001H]指令时,会从数据总线的低8位读取一个字节数据复制到AL。
A:对
B:错
答案: 错
8086CPU执行指令过程中,控制信号会自动变化,MOV AL,[0001]指令执行过程中,BHE#=0,M/IO#=1,RD#=0。
A:错
B:对
答案: 对
MOV BX,[0001]指令执行时,因为偏移地址是奇数,无论段地址内容是奇数还是偶数,存储器操作数物理地址总是奇数,读总线周期2次。
A:错
B:对
答案: 对
8086CPU读写字数据时,分规则字和非规则字不同,总线操作不同,执行MOV AX,[0010]指令时,执行2次读总线周期。
A:错
B:对
答案: 错
帅导四剁冻碴朝论肯额醒灸嗡
团共然盟返诬郝搬谴认侠莫稿