控嚎逼缓番氏拌隙磁欧肛避切
对应课程:点击查看
起止时间:2021-03-19到2021-06-14
更新状态:已完结
第4章 锁存器和触发器 第4章 锁存器和触发器 测验题
1、 如下图所示电路构成的锁存器,以下哪组R,S输入信号将导致相应信号撤销后,电路进入不确定状态
A:0,0
B:0,1
C:1,0
D:1,1
答案: 1,1
2、 指出下图所示电路构成的锁存器为哪种类型的锁存器?
A:RS锁存器
B:门控RS锁存器
C:逻辑门控D锁存器
D:传输门控D锁存器
答案: 逻辑门控D锁存器
3、 下图是D锁存器定时图,在中,表示输入信号D建立时间的是 ,表示输入信号D保持时间的是 。
A:
B:
C:
D:
答案:
4、 以下关于锁存器和触发器描述正确的是
A:锁存器和触发器都是脉冲电平敏感器件
B:锁存器和触发器都是脉冲边沿敏感器件
C:锁存器是脉冲电平敏感器件,触发器是脉冲边沿敏感器件
D:锁存器是脉冲边沿敏感器件,触发器是脉冲电平敏感器件
答案: 锁存器是脉冲电平敏感器件,触发器是脉冲边沿敏感器件
5、 试指出下图所示电路对CP信号的敏感类型
A:高电平
B:低电平
C:上升沿
D:下降沿
答案: 上升沿
6、 已知某触发器的电路结构如下图所示,请指出该触发器属于以下哪种类型的触发器
A:主从触发器
B:维持阻塞触发器
C:利用传输延迟的触发器
D:SR触发器
答案: 维持阻塞触发器
7、 下图是D触发器的定时图,表示输入信号D建立时间的是 ,表示输入信号D保持时间的是 。
A:、
B:、
C:、
D:、
答案: 、
8、 如图所示维持阻塞D触发器电路图中,红色字体标注的反馈线中哪条线为置1维持线。
A:A
B:B
C:C
D:D
答案: A
9、 当输入端S和R为 ,由或非门构成的基本SR锁存器会出现不稳定状态。
A:S=1,R=0
B:S=0,R=1
C:S=1,R=1
D:S=0,R=0
答案: S=1,R=1
10、 当输入端S和R为 ,由或非门构成的基本SR锁存器保持原状态不变。
A:S=1,R=0
B:S=0,R=1
C:S=1,R=1
D:S=0,R=0
答案: S=0,R=0
11、 用或非门构成的基本SR锁存器,其特性方程中,约束条件为SR=0。这说明两个输入信号 。
A:不能同时为0
B:不能同时为1
C:可以同时为1
D:可以同时为0
答案: 不能同时为1
12、 当输入端和为 ,由与非门构成的基本SR锁存器会出现不稳定状态。
A:=1,=0
B:=0,=1
C:=1,=1
D:=0,=0
答案: =0,=0
13、 对于门控D锁存器来说,在 条件下,输出端Q总是等于输入的数据D
A:使能脉冲之前
B:使能脉冲期间
C:使能脉冲之后的瞬间
D:任何时候
答案: 使能脉冲期间
14、 触发器有 个稳定状态,它可以存储1位二进制码,存储8位二进制信息需要 个触发器
A:1, 2
B:2, 2
C: 2, 4
D:2, 8
答案: 2, 8
15、 触发器被清零(复位)后,Q和端的状态分别为 和 。
A:0,0
B:0,1
C:1,0
D:1,1
答案: 0,1
16、 触发器的输出逻辑电平从1到0或从0到1的转换称为
A:置位
B:清零
C:翻转
D:保持
答案: 翻转
17、 触发器CP 输入端的三角形符号指的是
A:低电平有效输入
B:高电平有效输入
C:边沿触发
D:电平触发
答案: 边沿触发
18、 下降沿触发的边沿JK 触发器在CP 下降沿到来之前J=1、K=0,而CP下降沿到来之后变为J=0、K=1,则触发器的状态为
A:0
B:1
C:状态不变
D:状态不确定
答案: 1
19、 假定锁存器的初始状态为0。对于下图所示的电路和输入波形,输出端Q 的波形图为 。
A:
B:
C:
D:
答案:
20、 假设电路的初始状态为Q= 1,对于下图所示的电路和输入波形,输出端Q和的波形图为 。
A:
B:
C:
D:
答案:
21、 在下图中,假设触发器的初态均为0,则Q的波形图为 。
A:
B:
C:
D:
答案:
22、 在下图中,假设触发器的初态为0,则Q的波形图为 。
A:
B:
C:
D:
答案:
23、 用CMOS电路74HCT02或非门构成消除机械开关抖动影响的电路及开关S由位置A到B时波形如图所示,试确定Q端的波形为 。
A:
B:
C:
D:
如需购买完整答案,请点击下方红字:
获取更多中国大学慕课答案,请点击这里,进入mooc.mengmianren.com
慕栓裴硷芯陷忍腐缸鸥仙鼻戈