A:错 B:对 答案: 对对于与门和与非门,闲置输入端应接正电源或高电平 3位二进制编码器是3位输入8位输出。构成一个5进制计数器需要5个触发器最简与或式的标准有两个,即 与项数最少 每个与项中变量数最少 。( )A:对 B:错 答案: 对

睫韧锌促探卞县艘境锨肮罕输

绩锋轿滴彩头倍番搪村别晶陪

A:错 B:对 答案: 对对于与门和与非门,闲置输入端应接正电源或高电平 3位二进制编码器是3位输入8位输出。构成一个5进制计数器需要5个触发器最简与或式的标准有两个,即 与项数最少 每个与项中变量数最少 。( )A:对 B:错 答案: 对A:对 B:错 答案: 错A:错 B:对 答案: 错

答案:点击这里查看答案


点击这里,查看数字电子技术(山东联盟—山东华宇工学院) 2024智慧树答案完整版


点击这里,搜索更多网课答案


如需获取更多网课答案,可在浏览器访问我们的网站:http://www.mengmianren.com/

A:错 B:对 答案: 对对于与门和与非门,闲置输入端应接正电源或高电平 3位二进制编码器是3位输入8位输出。构成一个5进制计数器需要5个触发器最简与或式的标准有两个,即 与项数最少 每个与项中变量数最少 。( )A:对 B:错 答案: 对第1张

A:错 B:对 答案: 对对于与门和与非门,闲置输入端应接正电源或高电平 3位二进制编码器是3位输入8位输出。构成一个5进制计数器需要5个触发器最简与或式的标准有两个,即 与项数最少 每个与项中变量数最少 。( )A:对 B:错 答案: 对第2张

注:请切换至英文输入法输入域名,如果没有成功进入网站,请输入完整域名:http://www.mengmianren.com/



 

以下表达式中符合逻辑运算法则的是(     )

A:

A+1=1

B:

0

C:

1+1=10

D:

C·C=C2

答案:

A+1=1

1+1=(  )

A:0
B:01
C:10
D:1
答案: 10

下列几种说法中与BCD码的性质不符的是( )

A:

一组四位二进制数组成的码只能表示一位十进制数

B:

BCD码有多种

C:

BCD码是一组四位二进制数,能表示十六以内的任何一个十进制数

D:

BCD码是一种从0000~1111中人为选定十个的代码 

答案:

BCD码是一组四位二进制数,能表示十六以内的任何一个十进制数

反码是 (11011101),对应的十进制数是( )

A:-34

B:-24
C:-93
D:-35
答案: -34

逻辑代数又称为布尔代数。

A:错
B:对
答案: 对

最简与或式的标准有两个,即 与项数最少 每个与项中变量数最少 。( )

A:对
B:错
答案: 对

十进制数转换到二进制数时小数部分采用的方法是( )

A:除2取余法2
B:除10取余法
C:乘10取整法
D:乘2取整法
答案: 乘2取整法

下列逻辑函数属于与非式的是( )

A:B
B:A
C:C
D:D
答案: B

以下代码中为无权码的为 ( )。

A:格雷码
B:8421BCD码
C:余三码
D:5421BCD码
答案: 格雷码;余三码

下列四个数中,与十进制数(163)10不相等的是( )

A:(A3)16
B:(10100011)2  
C:(000101100011)8421BCD 
D:(203)8
答案: (203)8

函数F,用卡诺图化简,其卡诺图如下是否正确( )

A:错
B:对
答案: 对

.函数F,化简的最简与-或表达式是否正确( )。

A:错
B:对
答案: 对

与非门是基本逻辑门电路。

A:错
B:对
答案: 错

A+A=2A。

A:对
B:错
答案: 错

已知某电路的真值表如下,该电路的逻辑表达式为(       )。

A:Y=C

B:Y=AB+C

C:Y=ABC
答案: Y=AB+C

1.TTL集成门电路是有双极型三极管组成的

A:对
B:错
答案: 对

2.TTL输出级采用了什么结构

A:三极管串并联结构
B:放大结构
C:达林顿结构
D:三极管串联结构
答案: 达林顿结构

3.TTL集成门电路输入级实现与的逻辑功能

A:错
B:对
答案: 对

4.集成开路与非门电路也叫作OC门

A:对
B:错
答案: 对

5.CMOS集成电路中的场效应管是什么类型的?

A:增强型
B:耗尽型
C:一个增强型一个耗尽型
答案: 增强型

6.CMOS门电路突出的优点是功耗小,抗干扰能力强

A:错
B:对
答案: 对

7.CMOS集成门电路闲置输入端应与使用输入端并联

A:错
B:对
答案: 错

8.在CMOS集成电路中为了保证管子的电流不超过允许值应在输出端与电容之间串接一个()

A:电抗器
B:电阻
C:电容
答案: 电阻

9.二极管与门电路中输入端均为高电平时输出为()

A:0
B:高电平
C:低电平
答案: 高电平

10.由于非门的输出信号与输入的反相,所以非门也称为反相器

A:错
B:对
答案: 对

11.集成门电路中的开关元件主要有MOS管二极管和三极管

A:对
B:错
答案: 对

12.CMOS管的噪声容限比较低

A:错
B:对
答案: 错

13.TTL集成电路在使用过程中对于闲置的输入端一般不悬空,目的是为了减少干扰。

A:对
B:错
答案: 对

14.TTL电路驱动CMOS电路时主要考虑电流驱动是否匹配的问题。

A:错
B:对
答案: 错

对于与门和与非门,闲置输入端应接正电源或高电平

A:对
B:错
答案: 对

 

以下错误的是( )

A:实现两个一位二进制数相加的电路叫全加器
B:数字比较器可以比较数字大小
C:编码器可分为普通全加器和优先编码器
D:实现两个一位二进制数和来自低位的进位相加的电路叫全加器
答案: 实现两个一位二进制数相加的电路叫全加器

在下列逻辑电路中,不是组合逻辑电路的有(     )。

A:编码器
B:译码器
C:寄存器
D:全加器
答案: 寄存器

电路的输出态不仅与当前输入信号有关,还与前一时刻的电路状态有关,这种电路为(       )。

A:时序电路
B:组合电路
答案: 时序电路

若在编码器中有50个编码对象,则输出二进制代码位数至少需要(     )位。

A:6
B:10
C:5
D:50
答案: 6

一个译码器若有100个译码输出端,则译码输入端至少有(      )个。

A:6
B:8
C:7
D:5
答案: 7

引起组合逻辑电路中竞争与冒险的原因是

A:

逻辑关系错

B:干扰信号
C:电路延时 
D:电源不稳定
答案: 电路延时 

能实现并-串转换的是(        )。

A:数据分配器
B:译码器
C:数据选择器
D:数值比较器
答案: 数据选择器

欲设计一个3位无符号数乘法器(即3×3),需要(    )位输入及(     )位输出信号。

A:3,3
B:6,6
C:3,6
D:6,3
答案: 6,6

在二——十进制译码器中,未使用的输入编码应做约束项处理。

A:错
B:对
答案: 对

编码器在任何时刻只能对一个输入信号进行编码。

A:对
B:错
答案: 对

优先编码器的输入信号是相互排斥的,不容许多个编码信号同时有效。

A:对
B:错
答案: 错

有竞争必然有冒险,有冒险也必然有竞争。

A:对
B:错
答案: 错

共阴发光二极管数码显示器需选用有效输出为高电平的七段显示译码器来驱动。

A:错
B:对
答案: 对

 3位二进制编码器是3位输入8位输出。

A:对
B:错
答案: 错

串行进位加法器的优点是电路简单连接方便,而且运算速度快。

A:对
B:错
答案: 错

各触发器的信号来源不同的计数器称为同步计数器。

A:错
B:对
答案: 错

同步触发器存在空翻现象,而边沿触发器也存在空翻。

A:错
B:对
答案: 错

触发器是由逻辑门电路组成,所以它的功能特点是( )

A:

全部是由门电路组成的

B:

它有记忆功能

C:

和逻辑门电路功能相同

D:

没有记忆功能

答案:

它有记忆功能

下列触发器中,不能用于移位寄存器的是( )。

A:D触发器
B:基本RS触发器
C:JK触发器
D:T触发器
答案: 基本RS触发器

下列几种触发器中,哪种触发器的逻辑功能最灵活( )

A:D

B:T
C:JK
D:RS
答案: JK

要使JK触发器的状态和当前状态相反,所加激励信号J和K 应该是( )

A:01
B:00
C:11
D:10
答案: 11

对于同步触发的D型触发器,要使输出为1 ,则输入信号D满足( )

A:D=1
B:D=0或D=1
C:D=0
D:不确定
答案: D=1

对于D触发器,欲使Qn+1=Qn,应使输入D=( )

A:Q
B:不确定
C:1
D:0
答案: Q

设计一个3进制计数器可用2个触发器实现。

A:错
B:对
答案: 对

构成一个5进制计数器需要5个触发器

A:错
B:对
答案: 错

.三态门输出为高阻时,其输出线上电压为高电平

A:错
B:对
答案: 错

 16个触发器构成计数器,该计数器可能的最大计数模值是 32

A:错
B:对
答案: 错

组合逻辑电路通常由触发器组合而成。

A:对
B:错
答案: 错

触发器具有两种状态,当Q=1时触发器处于1态

A:对
B:错
答案: 对

要使JK触发器的状态由0转为1,所加激励信号JK应为00

A:对
B:错
答案: 错



仕隆毒苛酸涪写败汇郴剐令途

侍摩旦埔绞嗡毖惰汤痕将朵汐